

sayTRUST Client Access Token
Mikroprozessor - AES 256 verschlüsselt







## sayTRUST AES 256 Mikroprozessor USB Client-Stick

Ein vollständiger System-on-Chip 32-Bit-Mikrocontroller. Er wurde für kostensensitive Embedded-Anwendungen entwickelt, die eine niedrigen Stromverbrauch, eine hohe Codedichte und eine hohe Leistung erfordern.

Die Memory Protektion Unit (MPU) des Mikrocontrollers und der schnelle, flexible Interrupt-Controller unterstützen die neuesten Echtzeitbetriebssysteme. Höhere Rechenkapazitäten lassen sich mit einem umfangreichen Satz von DSP-Befehlen erreichen. Der Baustein verfügt über On-Chip-Flash- und SRAM-Speicher für sicheren und schnellen Zugriff. 64 KB SRAM sind zur Leistungsoptimierung direkt mit dem 32-Bit-UC3 gekoppelt. Zwei Blöcke von 32 KB SRAM sind unabhängig voneinander an die Hochgeschwindigkeits-Busmatrix angeschlossen, um ein echtes Ping-Pong-Management zu ermöglichen. Der Mikrocontroller erreicht einen außergewöhnlich hohen Datendurchsatz, indem er den mehrschichtigen 32-Bit-AVR-Datenbus, 128 KB On-Chip-SRAM mit dreifachen Hochgeschwindigkeitsschnittstellen, Mehrkanal-Peripherie, Memory-to-Memory-DMA-Controller, High-Speed-USB-Embedded-Host, SD/SDIO-Karte, MLC-NAND-Flash mit ECC und SDRAM-Schnittstellen kombiniert.

Dieser Baustein verfügt über 64 KB internen Hochgeschwindigkeits-Flash und ein AES-Krypto Modul, das 128- bis 256-Bit-AES-Verschlüsselung bei Geschwindigkeiten von bis zu 22,8 MByte ermöglicht.

| Bezeichnung                                   | Wert          |  |
|-----------------------------------------------|---------------|--|
| Bauteil Familie                               | AVR A3/A4 Ser |  |
| Max. CPU-Geschwindigkeit (MHz)                | ie            |  |
| Programmspeichergröße (KB)                    | 84            |  |
| SRAM (KB)                                     | 64            |  |
| DRAM-Interface                                | 128           |  |
| SDIO/SD-CARD/eMMC                             | SDRAMM        |  |
| Crypto Engine                                 | 1             |  |
| Temperaturbereich Ja                          |               |  |
| Betriebsspannungsbereich (V)                  | -40 bis 85    |  |
| Kanäle für direkten Speicherzugriff 3 bis 3.6 |               |  |
| SPI                                           | 12            |  |
| I2C                                           | 6             |  |
| Peripherie-Pin-Auswahl                        | 2             |  |
| Anzahl der USB-Module                         | Ja            |  |

| Bezeichnung                       | Wert         |
|-----------------------------------|--------------|
| USB-Schnittstelle                 | Device + OTG |
| ADC-Eingang                       | 8            |
| Max. ADC-Auflösung (Bits)         | 10           |
| Max. ADC-Abtastrate (ksps)        | 384          |
| Anzahl der DACs                   | 1            |
| Eingabe-Erfassung                 | 12           |
| Max. 16-bit Digitale Zeitgeber    | 6            |
| Paralleler Port                   | EBI          |
| Interner Oszillator               | 115Khz       |
| Hardware RTCC/RTC                 | ja           |
| Max. I/O Pins                     | 110          |
| Anzahl der PINs                   | 144          |
| Externe Speicherbus-Schnittstelle | Ja           |

## Spezifikationen

- ✓ Erst wenn ein berechtigter Fingerabdruck erkannt wird, ist die USB-Einheit für das Betriebssystem erkennbar, und der Flash Speicher kann benutzt werden
- ✓ Biometrisch sichere USB Flash Drive mit integriertem autonomem Verfahren zum Registrieren, Authentifizieren und Löschen von 5 unterschiedlichen Referenz Fingerprints
- ✓ Integrierte "On-The-Fly" AES (256-Bit) Verschlüsselung
- ✓ Keinerlei Zugriffsmöglichkeiten zu dem integrierten Biometrie-System





Abmessungen: 71 x 27 x 11 mm mit Schutzkappe

Gewicht: 16 g

Stromverbrauch: Bis zu 200 mA bei der Authentifikation bis zu 80 mA beim Lesen/Schreiben

Speichergrößen: 4 GB – 64 GB Löschzyklen: > 100.000 Times

Sensor: > 10 Jahre, Auflösung 508 dpi, Bildaufnahmegröße 248 x 360 Pixel

Interface: USB-Spezifikation 2.0

Lesen / Schreiben: bis zu 24 MB/s / bis zu 18 MB/s

Temperaturbereich: Betriebstemperatur 0° - +70° C; Lagertemperatur - 40° - +85° C

Systemvoraussetzungen: Windows XP oder neuer

Garantie: 2 Jahre

## Beschreibung

Der AT32UC3A3/A4 ist ein kompletter System-On-Chip-Mikrocontroller, der auf dem AVR32 UC RISC-Prozessor basiert und mit Frequenzen von bis zu 84 MHz arbeitet. Der AVR32 UC ist ein hochleistungsfähiger 32-Bit RISC-Mikroprozessorkern, der für kostensensitive Embedded-Anwendungen entwickelt wurde, mit besonderem Schwerpunkt auf niedrigem Stromverbrauch, hoher Codedichte und hoher Leistung. Der Prozessor verfügt über eine Memory Protection Unit (MPU) und einen schnellen und flexiblen Interrupt-Controller zur Unterstützung moderner Betriebssysteme und Echtzeitbetriebssysteme. Höhere Rechenkapazitäten lassen sich mit einem umfangreichen Satz von DSP-Befehlen erreichen. Der AT32UC3A3/A4 verfügt über On-Chip-Flash- und SRAM-Speicher für sicheren und schnellen Zugriff. 64 KByte SRAM sind zur Leistungsoptimierung direkt mit dem AVR32 UC gekoppelt. Zwei Blöcke von 32 KByte SRAM sind unabhängig voneinander an die Hochgeschwindigkeits-Busmatrix angeschlossen, was ein echtes Ping-Pong-Management ermöglicht. Der Peripheral Direct Memory Access Controller (PDCA) ermöglicht Datentransfers zwischen Peripherie und Speicher ohne Beteiligung des Prozessors. Der PDCA reduziert den Verarbeitungsaufwand bei der Übertragung von kontinuierlichen und großen Datenströmen drastisch. Der Power Manager verbessert die Design-Flexibilität und Sicherheit: Der On-Chip-Brown-Out-Detector überwacht die Stromversorgung, die CPU wird vom On-Chip-RC-Oszillator oder von einer externen Oszillatorquelle betrieben, eine Echtzeituhr und der dazugehörige Timer überwachen die Zeit. Der Baustein enthält zwei Sätze von drei identischen 16-Bit Timer/Counter (TC)-Kanälen. Jeder Kanal kann unabhängig programmiert werden, um Frequenzmessung, Ereigniszählung, Intervallmessung, Impulserzeugung, Verzögerungszeit und Pulsbreitenmodulation durchzuführen. 16-Bit-Kanäle werden kombiniert, um als 32-Bit-Kanäle zu arbeiten. Der AT32UC3A3/A4 verfügt außerdem über zahlreiche Kommunikationsschnittstellen für kommunikationsintensive Anwendungen wie UART, SPI oder TWI. Der USART unterstützt verschiedene Kommunikationsmodi, wie SPI-Mode und LIN-Mode. Zusätzlich ist ein flexibler Synchronous Serial Controller (SSC) verfügbar. Der SSC bietet einen einfachen Zugang zu seriellen Kommunikationsprotokollen und Audiostandards wie I2S. Der AT32UC3A3/A4 verfügt über ein leistungsfähiges externes Bus-Interface, über das alle gängigen Speicherbausteine wie SRAM, SDRAM, NAND-Flash oder parallele Schnittstellen wie LCD-Module angeschlossen werden können. Das Peripherie-Set umfasst eine High Speed MCI für SDIO/SD/MMC und ein Hardware-Verschlüsselungsmodul auf Basis des AES-Algorithmus. Der Baustein enthält einen 10-Bit ADC und einen Digital Audio Bistream DAC. Der Direct Memory Access Controller (DMACA) ermöglicht Datenflüsse mit hoher Bandbreite zwischen Hochgeschwindigkeits-Peripheriegeräten (USB, externe Speicher, MMC, SDIO, ...) und durch interne Hochgeschwindigkeitsfunktionen (AES, interne Speicher). Die High-Speed (480MBit/s) USB 2.0 Device- und Host-Schnittstelle unterstützt dank der umfangreichen Endpoint-Konfiguration mehrere USB-Klassen gleichzeitig. Die Embedded Host-Schnittstelle ermöglicht den direkten Anschluss von Geräten wie USB-Flash-Disks oder USB-Druckern an den Prozessor. Diese Schnittstelle verfügt über einen eigenen DMA und ist perfekt für Massenspeicheranwendungen geeignet. Der AT32UC3A3/A4 verfügt über ein Nexus 2.0 On-Chip-Debug-System (OCD) der Klasse 2+ mit nicht-intrusivem Echtzeit-Trace, Lese- und Schreibzugriff auf den Speicher in voller Geschwindigkeit sowie eine grundlegende Laufzeitkontrolle.





## Merkmale

| Leistungsstarker, stromsparender 32-                                    | Kompakter Single-Cycle-RISC-Befehlssatz einschließlich DSP-Befehlssatz                                                                                                                                                                      |
|-------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Bit-Atmel® AVR®-Mikrocontroller                                         | Read-Modify-Write-Befehle und atomare Bitmanipulation     Leistung bis zu 1. F1PMIDS (MUI)                                                                                                                                                  |
| Bis zu 126 DMIPS bei 84MHz aus dem Flas                                 | - Leistung bis zu 1. 51DMIPS/MHz                                                                                                                                                                                                            |
| Mehrschichtiges Bussystem                                               | Leistungsstarke Datenübertragungen auf separaten Bussen für höhere Leistung                                                                                                                                                                 |
| Wienischiefunges Bussystem                                              | <ul> <li>8 periphere DMA-Kanäle (PDCA) verbessern die Geschwindigkeit der</li> <li>Peripheriekommunikation</li> </ul>                                                                                                                       |
|                                                                         | <ul> <li>4 allgemeine DMA-Kanäle für Datenpfade mit hoher Bandbreite</li> </ul>                                                                                                                                                             |
| Bis zu 63 DMIPS bei 42MHz aus dem<br>Flash (0 Wait-State)               | - Speicherschutzeinheit                                                                                                                                                                                                                     |
| Ein 8-Kanal-10-Bit-Analog-Digital-Wandler                               | mit digitalen IOs.                                                                                                                                                                                                                          |
| Interner Hochgeschwindigkeits-Flash                                     | – 256KBytes, 128KBytes, 64KBytes Versionen                                                                                                                                                                                                  |
|                                                                         | <ul> <li>Single-Cycle Flash-Zugriff bis zu 36MHz</li> </ul>                                                                                                                                                                                 |
|                                                                         | <ul> <li>Prefetch Buffer optimiert die Befehlsausführung bei maximaler Geschwindigkeit</li> </ul>                                                                                                                                           |
|                                                                         | <ul> <li>4 ms Page Programming Time und 8ms Full-Chip Erase Time</li> </ul>                                                                                                                                                                 |
|                                                                         | - 100.000 Schreibzyklen, 15 Jahre Datenaufbewahrungszeit                                                                                                                                                                                    |
|                                                                         | - Flash-Sicherheitssperren und benutzerdefinierter Konfigurationsbereich                                                                                                                                                                    |
| Interrupt-Controller                                                    | Autovectored Low Latency Interrupt Service mit programmierbarer Priorität  Payson und Glady Manager gineelije Blieb interrupt BC Glady und einere 22 Julie  Payson und Glady Manager gineelije Blieb interrupt BC Glady und einere 22 Julie |
| Systemfunktionen                                                        | <ul> <li>Power- und Clock-Manager einschließlich interner RC-Clock und einem 32-kHz-<br/>Oszillator</li> </ul>                                                                                                                              |
|                                                                         | - Zwei Mehrzweck-Oszillatoren und zwei Phase-Lock-Loop (PLL),                                                                                                                                                                               |
| Externe Speicher                                                        | <ul> <li>Watchdog Timer, Real-Time Clock Timer</li> <li>Unterstützung von SDRAM, SRAM, NandFlash (1-Bit und 4-Bit ECC), Compact</li> </ul>                                                                                                  |
| Externe speicher                                                        | Flash bis zu 66 MHz                                                                                                                                                                                                                         |
| Vier universelle synchrone/asynchrone Em                                |                                                                                                                                                                                                                                             |
| Unterstützung externer Speichergeräte                                   | - MultiMediaCard (MMC V4. 3), Secure-Digital (SD V2.0), SDIO V1.1                                                                                                                                                                           |
|                                                                         | - CE-ATA V1.1, FastSD, SmartMedia, Compact Flash                                                                                                                                                                                            |
|                                                                         | <ul> <li>Memory Stick: Standard Format V1.40, PRO Format V1.00, Micro</li> </ul>                                                                                                                                                            |
|                                                                         | - IDE-Schnittstelle                                                                                                                                                                                                                         |
| Ein Advanced Encryption System (AES)                                    | – 256-, 192-, 128-Bit-Schlüsselalgorithmus, konform mit FIPS PUB 197                                                                                                                                                                        |
| für AT32UC3A3256S, AT32UC3A3128S,                                       | Spezifikationen                                                                                                                                                                                                                             |
| AT32UC3A364S, AT32UC3A4256S,                                            | <ul> <li>Pufferverschlüsselungs-/Entschlüsselungsfunktionen</li> </ul>                                                                                                                                                                      |
| AT32UC3A4128S und AT32UC3A364S                                          | High Speed USB 2 0 (490Mhit/s) Corët und Embedded Heet                                                                                                                                                                                      |
| Universal Serial Bus (USB)                                              | <ul> <li>High-Speed USB 2. 0 (480Mbit/s) Gerät und Embedded Host</li> <li>Flexible Endpunkt-Konfiguration und -Verwaltung mit dedizierten DMA-Kanälen</li> </ul>                                                                            |
|                                                                         | On-Chip-Transceiver einschließlich Pull-Ups                                                                                                                                                                                                 |
| Zwei dreikanalige 16-Bit Timer/Counter                                  | - Fractionnal Baudrate Generator 32- bit AVR Mikrocontroller AT32UC3A3256S                                                                                                                                                                  |
| (TC)                                                                    | AT32UC3A3256 AT32UC3A3128S AT32UC3A3128 AT32UC3A364S                                                                                                                                                                                        |
|                                                                         | AT32UC3A364 AT32UC3A4256S AT32UC3A4256 AT32UC3A4128S                                                                                                                                                                                        |
|                                                                         | AT32UC3A4128 AT32UC3A464S AT32UC3A464 32072H- AVR32-10/2012 2                                                                                                                                                                               |
|                                                                         | 32072H-AVR32-10/2012 AT32UC3A3                                                                                                                                                                                                              |
|                                                                         | <ul> <li>Unterstützung für SPI und LIN</li> </ul>                                                                                                                                                                                           |
|                                                                         | Optionale Unterstützung für IrDA, ISO7816, Hardware-Handshaking, RS485-<br>Schnittstellen und Modemleitung                                                                                                                                  |
|                                                                         | lle Peripheriegeräte (SPI) mit Chip-Select-Signalen                                                                                                                                                                                         |
| Ein synchroner ser. Protokoll Controller                                | Unterstützt I2S und generische Frame-basierte Protokolle                                                                                                                                                                                    |
| Zwei Master/Slave-Zwei-Draht-Schnittstell                               |                                                                                                                                                                                                                                             |
| 16-Bit-Stereo-Audio-Bitstream                                           | - Abtastrate bis zu 50 KHz                                                                                                                                                                                                                  |
| Kanazitiya Tauch Tacton Schioharadarus                                  | QTouch® Library-Unterstützung                                                                                                                                                                                                               |
| Kapazitive Touch-Tasten, Schieberegler ur QTouch- und QMatrix-Erfassung | iu Nauci                                                                                                                                                                                                                                    |
| On-Chip-Debug-System (JTAG-Schnittst.)                                  | Nexus Class 2+, Laufzeitkontrolle, nicht-invasive Daten- und Programmverfolgung                                                                                                                                                             |
| 110 General Purpose Input/Output                                        | - Standard- oder High-Speed-Modus                                                                                                                                                                                                           |
|                                                                         |                                                                                                                                                                                                                                             |

- 144-Ball TFBGA, 11x11 mm, Pitch 0. 8 mm

144-pin LQFP, 22x22 mm, Raster 0,5 mm100-ball VFBGA, 7x7 mm, Raster 0,65 mm

Toggle-Fähigkeit: bis zu 84MHz -

Gehäuse